1、逻辑表达式中,异或的符号是 ,同或的符号是 。 2、将2004个“1”异或起来得到的结果是 。
3、以三位二进制的译码为例,输入有三个变量A、B、C,输出对应有 个。
4、写出四种逻辑函数的表示方法: 、 、 、 。
5、逻辑电路中,高电平用1表示,低电平用0表示,则称为 逻辑。
6、一般ADC的转换过程由 、 、量化和保持4个步骤来完成。
7、十六路数据选择器,其地址输入端有 个。
8、逐次逼近型ADC的数码位数越多,转换结果越 ,但转换时间越 。 9、基本RS触发器的约束条件是 。
10、把JK触发器改成T触发器的方法是 。
11、N个触发器组成的计数器最多可以组成 进制的计数器。
12、逐次逼近型ADC的数码位数越多,转换结果越 ,但转换时间越 。 13、D触发器的特征方程为 ,JK触发器的特征方程为 。 14、逻辑电路中,高电平用0表示,低电平用1表示,则称为 逻辑。
15、数字电路按照是否具有记忆功能通常可分为两类: 、 。 二、选择题
1、十六进制数A05CH转换为二进制数为( )
A:1011 0000 0101 1011 B:1010 0010 0101 1000 C:1010 0000 0101 1100 D:1000 0010 0110 1010 2、BCD码(01010010)转换为十进制数为( ) A: 38 B: 82 C: 52 D: 28
3、 TTL或非门多余输入端的处理是( )
A: 悬空 B. 接高电平 C. 接低电平 D. 接”1” 4、已知Y=A+BC,则下列说法正确的是( ) A:当A=0、B=1、C=0时,Y=1 B:当A=0、B=0、C=1时,Y=1 C:当A=1、B=0、C=0时,Y=1 D:当A=1、B=0、C=0时,Y=0 5、若用JK触发器来实现特性方程Qn1AQnAB,则JK端的方程应为( )
A:J=AB,K=AB B:J=AB,K=AB C:J=AB,K=AB D:J=AB,K=AB 6、 存储8位二进制信息要多少个触发器( ) A:2 B:3 C:4 D:8
7、用n个触发器构成计数器,可得到最大计数长度是( )。 A. n B. 2n C . 2n D. 2n-1 8、逻辑表达式A+BC=( )。
A. A+B B. A+C C. (A+B)(A+C) D. B+C 9、下列说法错误的是( )
A:逻辑函数的表达方法有真值表、逻辑表达逻辑图和卡诺图 B:真值表是将逻辑函数的最小项按一定规律排列成正方行或矩形 C:有了某函数的一种表示方法,就可以转换成其他表示方法
D:有电路的分析设计中,一般先列写真值表,在根据真值表列写出函数关系式 10、如果异步二进制计数器的触发器为10个,则计数状态有( )种 A:20 B:200 C:1000 D:1024
YYY11、8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时,其输出210的值是( )。
A.111 B.010 C.000 D.101 12、下列说法错误的是( )
A:逻辑函数的表达方法有真值表、逻辑表达逻辑图和卡诺图 B:真值表是将逻辑函数的最小项按一定规律排列成正方行或矩形 C:有了某函数的一种表示方法,就可以转换成其他表示方法
D:有电路的分析设计中,一般先列写真值表,在根据真值表列写出函数关系式 13、四位移位输入寄存器输入一个新的四位数据时需要( )个CP时钟脉冲信号 A:0 B:1 C:2 D:4 14、 最小项ABCD的逻辑相邻最小项是( )。
A. ABCD B. ABCD C. ABCD D. ABCD
15、有一个8位D/A转换器,设它的满度输出电压为25.5V,当输入数字量为11101101时,输出电压为( )
A:12.5V B:12.7V C:23.7V D:25V 16、下列说法正确的是( ) A:已知逻辑函数A+B=AB,则A=B B:已知逻辑函数A+B=A+C,则B=C C:已知逻辑函数AB=AC,则B=C D:已知逻辑函数A+B=A,则B=1
17、一个无符号10位数字输入的DAC,其输出电平的级数是( ) A:4 B:10 C:1024 D:100 18、下列说法正确的是( )
A:已知逻辑函数A+B=AB,则A=B B:已知逻辑函数A+B=A+C,则B=C C:已知逻辑函数AB=AC,则B=C D:已知逻辑函数A+B=A,则B=1
19、一个无符号8位数字量输入的DAC,其分辨率为( )位。 A. 1 B. 3 C. 4 D. 8
20、指出下列电路中能够把串行数据变成并行数据的电路应该是( )。 A: JK触发器 B: 3/8线译码器 C: 移位寄存器 D: 十进制计数器
三、化简题
1、用公式法化简:F=C·[ABDBCABD+(B+C)D]
2、 FABACBC
3、用公式法化简:F=C·[ABDBCABD+(B+C)D]
4、用卡诺图法化简:F(A,B,C,D)(0,2,5,7,8,10,13,15)
四、综合题
1、已知电路如图所示,输入信号为CP,画出各触发器输出Q的波形,并分析该电路有何用途,触发器Q的初态为0。(共8分)
CPDCPC1Q1DC1Q2DC1Q3Q1Q2 2、、用74LS160十进制计数器设计一个模为6的计数器,并对电路的工作状态,工作过程进行简要的分析(下图表位74LS160的引脚图说明和功能表)。(15分)
FF1FF2FF3Q33456710291VCCD0D1D2D3EPETCPLDRDQ0Q1Q2Q3TC1413121115输入输出引脚功能说明RDLDETEPCPD0D1D2D301111Q0Q1Q2Q3D0~D3并行数据输入端000074LS160××××××××d0d1d2d30××××××11110××××××1×1×××××RD异步清零端同步并行置入控制端计数控制端进位输出端时钟输入端数据输出端d0d1d2d3计数保持保持LDETEPCCPQ0~Q33、分析如图17所示电路的功能,写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步电路? (共15分)
1JFF1KCPQKQQ1Q2Q3JFF2QJFF3QQKQB&
4、分析下图所示时序逻辑电路的逻辑功能。设起始状态是Q3Q2Q1=000。
CPKJ(1)QQJQ(2)KQJQ(3)KQ&C
因篇幅问题不能全部显示,请点此查看更多更全内容
Copyright © 2019- oldu.cn 版权所有 浙ICP备2024123271号-1
违法及侵权请联系:TEL:199 1889 7713 E-MAIL:2724546146@qq.com
本站由北京市万商天勤律师事务所王兴未律师提供法律服务